設計工具

輸入無效。不支援特殊字元。

業務與支援

設計分析套件

DRAM 設計分析套件

需要執行的不止模擬模型? 以下是幾款很棒的工具,可供您用於分析您的設計。

美光協助領先的 EDA 軟體供應商提供設計分析套件,這些套件結合記憶體元件、主機板和控制器的模型,顯著增強訊號完整性和時序分析能力。

套件中的工具和模型旨在幫助加速產品上市時間、提高設計效率,並顯著簡化設計流程。這些工具和模型已預先配置,隨時可用。記憶體通道設計分析套件具有實用的軟體增強功能,使您能夠比使用標準模型更高效地執行 SI 和時序分析模擬。

Cadence Design Systems, Inc. 的 DDR2 產品開發 IP 組合套件

DDR2 產品開發 IP 組合套件可引導設計師逐步完成設計過程。該套件融合美光的記憶體模型與 Altera Corporation 的 Stratix II 記憶體參考設計板。該套件的工具包含:

  • UDIMM 和板載記憶體介面的預定義拓撲結構
  • 幫助實現壓擺率降額以進行完整時序分析的腳本
  • 終止方案的匯流排分析
  • 詳細設計方法,涵蓋 I/O 模型驗證、堆疊設計、拓撲設計、預配置時序預算分析、路由限制實施以及後配置時序和 SI 驗證

下載 DDR2 產品開發 IP 組合套件

  • 即將自動跳轉至 Cadence Silicon Design-In IP 產品組合頁面。
  • 向下捲動頁面找到「DDR2 產品開發 IP」連結。

Signal Integrity Software, Inc. (SiSoft) 的 DDR2 SODIMM 套件

該套件包含適用於單插槽和雙插槽 SoDIMM 配置的參數化拓撲,採用 JEDEC 原始卡 A、B、C 和 D,適用於美光 DDR2 SDRAM 記憶體裝置的 IBIS 和時序模型,以及通用記憶體控制器的 IBIS 和時序模型。 

設計穩健的記憶體通道往往困難重重,需進行繁瑣的分析工作。即便擁有模擬模型,模擬和最佳化的固有複雜性仍會顯著延緩進程。這將延長專案設計週期,導致產品上市時間推遲。時間的損失往往意味著客戶的流失和市場份額的喪失。

Signal Integrity Software, Inc., (SiSoft) 現提供 DDR2 SODIMM 專用套件。該記憶體通道設計分析套件的工具包含:

  • 完整的預配置分析環境
  • 完整的原理圖集
  • 全面的時序分析,包括壓擺率降額
  • 基於 DQS、DQ 或 CLK 至地址、命令或控制端的時序分析
  • 易於配置的終端電阻分析
  • 記憶體元件模型、DIMM 模型及美光記憶體模組的時序分析模型均使用完整模擬資料庫進行預配置。

下載 DDR2 SODIMM 套件