歡迎來到 Micron.com,請登入或註冊帳戶以繼續。
輸入無效。不支援特殊字元。
DRAM 設計分析套件
需要執行的不止模擬模型? 以下是幾款很棒的工具,可供您用於分析您的設計。
美光曾協助領先 EDA 軟體供應商提供設計分析套件,這些套件結合了記憶體元件、主機板和控制器的模型,大幅提升訊號完整性和時機分析能力。
套件中提供的工具和模型旨在幫助加速產品上市時間,提高設計效率,大幅簡化設計流程。本身已預先配置好,可直接使用。相較於標準模擬模型,記憶體通道設計分析套件搭配其實用軟體增強功能,有助您更有效率地執行 SI 和時機分析模擬。
Cadence Design Systems, Inc. 的 DDR2 產品開發 IP 產品組合套件。
DDR2 產品開發 IP 產品組合逐步引導設計師完成設計流程。本身結合了美光的記憶體模型與 Altera Corporation 的 Stratix II 記憶體參照設計板。該套件中的工具包括:
- 用於 UDIMM 和內建記憶體介面的預先配置的拓撲結構
- 為實現全面的時機分析,編寫腳本以在壓擺率降額上提供幫助
- 終止計劃的匯流排分析
- 詳細的設計方法包括驗證 I/O 模型、層疊設計、拓撲結構設計、預布局時機預算分析、路徑限制實施和布局後時機和 SI 驗證
- 您將被重新導向至 Cadence 矽產品開發 IP 產品組合網頁。
- 向下捲動頁面,查找「DDR2 產品開發 IP」連結。
Signal Integrity Software, Inc. (SiSoft) 的 DDR2 SODIMM 套件
該套件包含適用於每種單槽和雙槽 SoDIMM 配置的參數預設的拓撲結構,利用 JEDEC 原卡 A、B、C 和 D、美光的 DDR2 SDRAM 記憶體裝置的 IBIS 和時機模型,以及通用記憶體控制器的 IBIS 和時機模型。
穩健記憶體通道的設計會很難,並可能涉及冗長的分析工作。即使有了模擬模型,模擬和最佳化的固有複雜性亦會大幅拖慢流程。這會因延長專案的設計週期時長而增加上市所需時間。損失時間通常意味著流失客戶和喪失市占率。
Signal Integrity Software, Inc. (SiSoft) 為 DDR2 SODIMM 提供了一款套件。該記憶體通道設計分析套件中的工具包括:
- 完整的預布局分析環境
- 全套圖解集
- 全面的時機分析,包括轉換率降額
- 從 DQS、DQ 或 CLK 到解決、命令或控制的時機分析
- 易於配置的終端電阻分析
- 美光記憶體模組的記憶體元件模型、DIMM 模型和時機分析模型均使用完整的模擬資料庫進行預先配置。
下載 DDR2 SODIMM 套件。